Famiglie logiche
1. Quesiti a risposta singola (rispondere a ciascuna domanda in 10 righi al massimo).
a) Quali sono le differenze sostanziali tra la famiglia logica TTL e CMOS ?
b) Descrivi le principali caratteristiche elettriche della famiglia logica TTL facendo riferimento ai valori di tensione e di corrente di ingresso e di uscita, alla potenza dissipata e al tempo di ritardo di propagazione.
c) Come la domanda precedente per la famiglia logica CMOS.
d) Quali sono le cause che spingono i costruttori a realizzare famiglie logiche a bassa tensione di alimentazione ?
e) Definisci la grandezza fan-out e determina tale valore per la le famiglie logiche TTL e la CMOS.
f) Descrivi il funzionamento di una porta OR a due ingressi nella logica a diodi. Evidenzia i limiti di questa soluzione a causa del comportamento reale del diodo.
g) Descrivi il funzionamento del transistor BJT come interruttore; in particolare evidenzia la funzione NOT svolta da questo componente.
h) Le porte a collettore aperto consentono l'alimentazione del terminale di uscita con tensione diversa da quella di alimentazione e consentono, inoltre, la realizzazione della funzione AND cablato. Parlare di queste due caratteristiche.
i) Che cosa si intende per porta tri-state e quali sono le tipiche applicazioni ?
j) Che cosa si intende per porta a trigger di Schmitt e quali sono le tipiche applicazioni ?
k) Quali sono le condizioni da rispettare per realizzare l'interfacciamento TTL-CMOS e CMOS-TTL ?
l) Principali caratteristiche della famiglia logica bipolare ECL.
m) Descrivi il funzionamento, come
amplificatore di tensione, di una porta NOT della famiglia logica CMOS.
2. Quesiti a risposta multipla (indicare la risposta esatta fra le quattro proposte).
a) La sigla TTL significa:
1. Tension Tension Logic
2. Transistor Transistor Logic
3. Terminal Tension Layer
4. Terminal Transistor Logic
b) La corrente di sink di uscita si
indica con la sigla:
1. IIL
2. IIH
3. IOL
4. IOH
c) La corrente di source di ingresso
si indica con la sigla:
1. IIL
2. IIH
3. IOL
4. IOH
d) La tensione di ingresso a livello
alto di una porta CMOS alimentata a 12V deve essere compresa tra:
1. 8V e 12V
2. 6V e 12V
3. 2V e 5V
4. 3V e 12V
e) La famiglia logica LVT (Low Voltage
Technology) utilizza la seguente tecnologia:
1. bipolare
2. CMOS
3. unipolare
4. BiCMOS
f) Il fan-out (FO) della famiglia logica
TTL standard vale:
1. 15
2. 20
3. 10
4. 50
g) Le soglie di commutazione per componenti
TTL e CMOS valgono, rispettivamente:
1. Vcc e Vcc/2
2. Vcc/4 e Vcc/2
3. Vcc/2 e Vcc/4
4. 2V e 7.5V
h) La tensione di soglia di un diodo
al silicio vale, approssimativamente:
1. 0.2V
2. 0V
3. 0.6V
4. 1.5V
i) Il rapporto tra corrente di collettore
e corrente di base di un transistor, noto come guadagno di corrente, vale:
1. ICB
2. IBC
3. hCB
4. hFE
j) Quando un componente tri-state è
in tale stato, l'uscita è assimilabile a:
1. livello logico basso
2. livello logico alto
3. alta impedenza
4. livello indefinito
k) Le soglie di commutazione di un
trigger di Schmitt CMOS alimentato a 10V valgono:
1. 5V e 10V
2. 3.2V e 6.8V
3. 1.4V e 3.6V
4. 0.9V e 1.7V